»ï¼ºÀüÀÚ°¡ ÃֽŠDDR5 D·¥ ¸ðµâÀÇ ¼º´ÉÀ» ±Ø´ëÈÇÏ°í Àü·Â »ç¿ëÀ» ÃÖ¼ÒÈÇÏ´Â Àü·Â°ü¸®¹ÝµµÃ¼(PMIC, Power Management IC) 3Á¾À» °ø°³Çϸç, ½Ã½ºÅ۹ݵµÃ¼ ¶óÀξ÷À» º»°Ý È®´ëÇÑ´Ù.
»ï¼ºÀüÀÚ´Â 2010³â Àü·Â°ü¸®¹ÝµµÃ¼ ºÐ¾ß¿¡ óÀ½ ÁøÃâÇÑ ÀÌÈÄ ½º¸¶Æ®Æù, ÅÂºí¸´ µî ¸ð¹ÙÀÏ¿ë Á¦Ç°°ú PC, °ÔÀÓ±â, ¹«¼± À̾îÆù¿¡ žÀçµÈ Àü·Â°ü¸®¹ÝµµÃ¼¸¦ Ãâ½ÃÇÏ°í ÀÖ´Ù.
»ï¼ºÀüÀÚ Àü·Â°ü¸®¹ÝµµÃ¼ 3Á¾(S2FPD01, S2FPD02, S2FPC01)Àº DDR5 D·¥ ¸ðµâ¿¡ žÀçµÅ D·¥ÀÇ ¼º´É Çâ»ó°ú ÇÔ²² µ¿ÀÛ Àü·ÂÀ» °¨¼Ò½ÃÅ°´Â ÇÙ½É ¹ÝµµÃ¼·Î È°¿ëµÉ °ÍÀ¸·Î ±â´ëµÈ´Ù.
Àü·Â°ü¸®¹ÝµµÃ¼¸¦ ¿ÜºÎ ±âÆÇ¿¡ žÀçÇÏ´ø DDR4 D·¥°ú ´Þ¸®, ÃֽŠDDR5 D·¥ºÎÅÍ´Â Àü·Â°ü¸®¹ÝµµÃ¼¸¦ D·¥ ¸ðµâ ±âÆÇ¿¡ Á÷Á¢ žÀçÇÑ´Ù.
Àü·Â°ü¸®¹ÝµµÃ¼¿Í D·¥ÀÌ ÇϳªÀÇ ¸ðµâ¿¡ À§Ä¡Çϱ⠶§¹®¿¡ Àü¿øÀ» ¾ÈÁ¤ÀûÀÌ°í ºü¸£°Ô °ø±ÞÇÒ ¼ö ÀÖ¾î ¸Þ¸ð¸® ¼º´É Çâ»ó°ú µ¿½Ã¿¡ ¿ÀÀÛµ¿À» ÃÖ¼ÒÈÇÒ ¼ö ÀÖ´Ù.
»ï¼ºÀüÀÚ´Â ÀÚü ¼³°è ±â¼úÀÎ ¡®ºñµ¿±â½Ä 2»ó Àü¾Ð °ÇÏ Á¦¾î ȸ·Î(Asynchronous based dual phase buck control scheme)¡¯¸¦ Àû¿ëÇØ Àü¾ÐÀÇ º¯È¸¦ ½Ç½Ã°£À¸·Î ºü¸£°Ô °¨ÁöÇÏ°í Ãâ·Â Àü¾ÐÀ» ÀÏÁ¤ÇÏ°Ô À¯ÁöÇÏ°Ô Çß´Ù.
ÀÌ ±â¼úÀ» ÅëÇØ Àü·Â°ü¸®¹ÝµµÃ¼´Â ÃÊ°í¼Ó DDR5 D·¥ÀÇ µ¥ÀÌÅÍ Àбâ, ¾²±â ¼Óµµ¸¦ ´õ¿í ¾ÈÁ¤ÀûÀ¸·Î Áö¿øÇÒ ¼ö ÀÖ°í, ±âÁ¸¿¡ Àü¾ÐÀ» ÀÏÁ¤ÇÏ°Ô À¯ÁöÇϱâ À§ÇØ Å¾ÀçÇÏ´ø ÀûÃþ¼¼¶ó¹ÍÄܵ§¼(MLCC)ÀÇ »ç¿ë·®µµ ÁÙÀÏ ¼ö ÀÖ¾î D·¥ ¸ðµâ ¼³°è ÆíÀǼºÀÌ ³ô¾ÆÁ³´Ù.
»ï¼ºÀüÀÚ´Â ¿£ÅÍÇÁ¶óÀÌÁî¿ë Àü·Â°ü¸®¹ÝµµÃ¼(S2FPD01, S2FPD02)¿¡ Ãâ·Â Àü¾ÐÀ» È¿À²ÀûÀ¸·Î Á¶Á¤ÇÏ´Â ÀÚü ¼³°è ¹æ½ÄÀÎ ÇÏÀ̺긮µå °ÔÀÌÆ® µå¶óÀ̹ö(Hybrid Gate Driver)¸¦ Àû¿ëÇØ Àü·ÂÈ¿À²À» ¾÷°è Ç¥Áغ¸´Ù 1% Æ÷ÀÎÆ® ³ôÀº 91%±îÁö Çâ»óÇß´Ù.
ÇÑÆí µ¥½ºÅ©Å¾, ·¦Å¾ µî Ŭ¶óÀ̾ðÆ®¿ë DDR5 D·¥ ¸ðµâ¿¡ žÀçµÇ´Â Àü·Â°ü¸®¹ÝµµÃ¼(S2FPC01)¿¡´Â ÀúÀü·Â 90³ª³ë(nm, nanometer) °øÁ¤À» Àû¿ëÇØ Ä¨ ¸éÀûÀ» ÁÙ¿´´Ù.
»ï¼ºÀüÀÚ ½Ã½ºÅÛ LSI»ç¾÷ºÎ ¸¶ÄÉÆÃÆÀ Á¶ÀåÈ£ »ó¹«´Â ¡°»ï¼ºÀüÀÚ´Â ¸ð¹ÙÀÏ°ú µð½ºÇ÷¹ÀÌ, SSD(Solid State Drive) Àü·Â°ü¸®¹ÝµµÃ¼¿¡¼ ½×Àº ¼³°è ±â¼ú·Â°ú ³ëÇϿ츦 µ¥ÀÌÅͼ¾ÅÍ, ¿£ÅÍÇÁ¶óÀÌÁî ¼¹ö¿Í PC µî¿¡ žÀçµÇ´Â DDR5 D·¥ ¸Þ¸ð¸® ¸ðµâ¿¡µµ Àû¿ëÇß´Ù¡±¸ç ¡°D·¥¿ë Àü·Â°ü¸®¹ÝµµÃ¼ ¶óÀξ÷À» Áö¼ÓÇؼ °ÈÇØ ±â¼ú ¸®´õ½ÊÀ» È®´ëÇÏ°Ú´Ù¡±°í ¹àÇû´Ù.